DRAM年底將NAND產(chǎn)品投入指化生產(chǎn)

責任編輯:editor004

2014-04-29 15:55:01

摘自:ZDNet存儲頻道

DRAM與閃存代工廠商SK海力士計劃于今年年底將3D NAND產(chǎn)品投入指化生產(chǎn),與此同時美光科技也打算在2015年下半年拿出自己的3D量產(chǎn)化產(chǎn)品方案。

DRAM與閃存代工廠商SK海力士計劃于今年年底將3D NAND產(chǎn)品投入指化生產(chǎn),與此同時美光科技也打算在2015年下半年拿出自己的3D量產(chǎn)化產(chǎn)品方案。

通過在芯片結(jié)構(gòu)當中添加多個當前作為主流機制的平面單元(也就是2D NAND)層,這種新型NAND芯片能夠在無需進一步降低閃存單元尺寸的前提下實現(xiàn)存儲容量提升。

如果采用縮小單元尺寸的方式,那么閃存芯片的工作壽命(也就是耐用性)將嚴重下降、而出錯率則隨之上升。SanDisk日前剛剛公布了15納米工藝(即1Z),此前該公司及其代工合作伙伴東芝一直在使用19納米(即1X)單元尺寸。

三星打造的SSD產(chǎn)品同樣采用19納米技術(shù)。SK海力士則于2013年年末開始全面生產(chǎn)16納米閃存芯片。

美光預(yù)計今年上半年將推出16納米SSD產(chǎn)品。盡管步入16納米俱樂部有助于美光在存儲容量方面占得先機,但目前該公司乃至整個存儲行業(yè)都不太可能在短時間內(nèi)轉(zhuǎn)向15納米以下單元尺寸陣營,這主要是考慮到規(guī)?;a(chǎn)可能帶來的相關(guān)難題。

也就是說,現(xiàn)階段最理由的解決方案是在不增加芯片自身尺寸的前提下通過堆疊多個平面層增加芯片存儲容量,而這正是3D NAND的基本思路??雌饋碓诟呙芏?D NAND技術(shù)取得突破性進展之前,3D NAND可以被視為目前最理想的閃存容量提升方式。

我們可以將3D閃存單元想象成公寓樓——相當于在一套地基之上構(gòu)建起多層多個基礎(chǔ)住宅單元——而平面單元結(jié)構(gòu)則與平房較為相近。在占地面積相同的前提下,一棟四層公寓樓所容納的住戶數(shù)量肯定要遠遠超過平房。

可以想象,如果采用16納米NAND技術(shù)、一塊平面式芯片可以提供128Gb存儲空間的話,那么采用19納米NAND則只能帶來64Gb存儲空間。不過如果是利用四層結(jié)構(gòu)的19納米技術(shù),則單一芯片的存儲空間將達到256Gb,相當于在同等芯片面積前提下實現(xiàn)兩倍于16納米芯片的存儲空間。更進一步講,八層結(jié)構(gòu)的19納米3D芯片的容量總和為512Gb,在其面前128Gb空間的16納米平面單元結(jié)構(gòu)將變得毫無競爭力可言。

以此類推,一塊四層式16納米單元芯片的存儲容量可達512Gb,而八層式芯片更將帶來1024Gb空間,這樣突出的資源優(yōu)勢使得NAND芯片銷售代表完全能夠在平板設(shè)備/智能手機供應(yīng)商等買家面前占得主導(dǎo)權(quán)。

但實際情況不可能如此簡單,這是因為各個層之間需要經(jīng)由垂直通道將其統(tǒng)一連接到邏輯電路的基礎(chǔ)層。這些連接孔被稱為硅通孔(簡稱TSV)技術(shù),它們會戰(zhàn)勝每個芯片層上的一部分面積。層數(shù)越大,我們需要的硅通孔也就越多,因此(根據(jù)我們的理解)基礎(chǔ)層當中所需要的邏輯結(jié)構(gòu)也就越復(fù)雜。有鑒于此,高層式芯片產(chǎn)品在制造與測試流程中都更加難于打理。

SK海力士自2012年6月開始就在全面生產(chǎn)16納米閃存產(chǎn)品,并于2013年年末推出了第二代方案。如果該公司能夠在其即將推出的3D芯片當中塞進吸引力夠大的單元層數(shù)量,那么無疑將在市場上獲得顯著超越平面方案競爭廠商的容量優(yōu)勢。

該公司還計劃推出自己的閃存控制器,并利用其16納米技術(shù)生產(chǎn)三層單元(簡稱TLC)NAND。

備注

感謝尼古拉斯公司總經(jīng)理Aaron Rakers就海力士發(fā)布的評述報告,其中的內(nèi)容成為這篇文章的撰寫基礎(chǔ)。

鏈接已復(fù)制,快去分享吧

企業(yè)網(wǎng)版權(quán)所有?2010-2024 京ICP備09108050號-6京公網(wǎng)安備 11010502049343號