北卡研究新技術(shù),欲降低RFID芯片成本

責(zé)任編輯:editor009

2014-11-18 19:35:35

摘自:RFID世界網(wǎng)

北卡羅來納州立大學(xué)宣布,其電氣與計(jì)算機(jī)工程學(xué)院教授Paul Franzon,已獲得由美國(guó)國(guó)家科學(xué)基金會(huì)(NSF)提供的445713美元的研究基金,進(jìn)行用AC-powered 數(shù)字電路的方法降低RFID芯片成本的研究。

北卡羅來納州立大學(xué)宣布,其電氣與計(jì)算機(jī)工程學(xué)院教授Paul Franzon,已獲得由美國(guó)國(guó)家科學(xué)基金會(huì)(NSF)提供的445713美元的研究基金,進(jìn)行用AC-powered 數(shù)字電路的方法降低RFID芯片成本的研究。本研究探索用消除大部分的電路,節(jié)約芯片的復(fù)蘇動(dòng)力,來實(shí)現(xiàn)降低芯片成本的目的,據(jù)該大學(xué)報(bào)告稱。

Franzon研究方案的核心是一種新的電路結(jié)構(gòu)(EPC Gen 2 RFID工作頻率在860到960 MHz范圍之間),采用AC的方式的進(jìn)行數(shù)字和模擬操作,替代以前的DC模式。通常情況下,RFID需要使用25%至33%電路面積給予RF-DC電源轉(zhuǎn)換,并提供大約25%到50%的轉(zhuǎn)換效率。

相比較而言,該大學(xué)解釋說,F(xiàn)ranzon提出的電路結(jié)構(gòu),使RFID芯片幾乎沒有轉(zhuǎn)換消耗,并能保持很高的轉(zhuǎn)換效率。

北卡羅來納州立大學(xué)稱,電路結(jié)構(gòu)的創(chuàng)新有可能減少硅標(biāo)簽的面積約25%,可能導(dǎo)致標(biāo)簽成本降低10%。另外,該技術(shù)允許標(biāo)簽以較小的功率,進(jìn)行高效運(yùn)作。低成本和低功耗操作,F(xiàn)ranzon認(rèn)為這種技術(shù)將來更適用于食品冷鏈應(yīng)用中RFID傳感器標(biāo)簽。NSF基金支持年限從2014年8月1日到2017年7月31日。

鏈接已復(fù)制,快去分享吧

企業(yè)網(wǎng)版權(quán)所有?2010-2024 京ICP備09108050號(hào)-6京公網(wǎng)安備 11010502049343號(hào)